上拉電阻- 維基百科,自由的百科全書 - Wikipedia

文章推薦指數: 80 %
投票人數:10人

在數位電路中,上拉電阻(英語:Pull-up resistors)是當某輸入埠未連接設備或處於高阻抗的情況下,一種用於保證輸入訊號為預期邏輯電平的電阻元件。

他們通常在不同的邏輯裝置之間工作,提供一定的電壓訊號。

[1][2] 在上拉電阻所連接的導線上,如果外部組件未啟用,上拉電阻則「微弱地」將輸入電壓訊號「拉高」。

當外部組件未連接時,對輸入端來說,外部「看上去」就是高阻抗的。

這時,通過上拉電阻可以將輸入埠處的電壓拉高到高電平。

如果外部組件啟用,它將取消上拉電阻所設置的高電平



請為這篇文章評分?